![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/e4f212df-bc1a-4751-80ec-1a9a51cb3c19/e4f212df-bc1a-4751-80ec-1a9a51cb3c19pic.jpg)
![基于高速FIR的分時ADC時鐘失配誤差校準(zhǔn)技術(shù)研究.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/e4f212df-bc1a-4751-80ec-1a9a51cb3c19/e4f212df-bc1a-4751-80ec-1a9a51cb3c191.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、高速高精度ADC一直是現(xiàn)代數(shù)字通信系統(tǒng)領(lǐng)域的研究熱點。作為連接模擬域與數(shù)字域的橋梁,ADC的性能不斷遇到挑戰(zhàn),分時交替采樣技術(shù)能成倍的提升ADC采樣率,并且保持單片ADC的精度,在實現(xiàn)高速高精度ADC上有明顯的優(yōu)勢,但是受工藝的限制,各通道特性很難保持完全一致,導(dǎo)致時分交替采樣模擬數(shù)字轉(zhuǎn)換器(TIADC)的性能對失配噪聲非常敏感。隨著數(shù)字電路的集成度提高以及數(shù)字信號處理理論的發(fā)展,數(shù)字后校準(zhǔn)技術(shù)成為提升TIADC系統(tǒng)性能的關(guān)鍵。
2、 本文所設(shè)計的數(shù)字后校準(zhǔn)系統(tǒng)原型需要工作在系統(tǒng)采樣頻率上,當(dāng)TIADC系統(tǒng)采樣率更高或者并行度更高的情況下,對運算單元的處理速度要求也會越來越苛刻。高速濾波器的設(shè)計也成為解決硬件處理速度瓶頸的關(guān)鍵。本文設(shè)計的高速濾波器使整個系統(tǒng)工作在單通道采樣頻率上,從而大大降低了硬件處理速度的要求。并且隨著通道數(shù)擴展,還可以根據(jù)需求設(shè)計出相應(yīng)并行度的濾波器。
本論文主要包括三個方面的工作:
首先,研究了分時交替ADC系統(tǒng)中時鐘失
3、配的盲自適應(yīng)誤差估計和校準(zhǔn)方法。建立了誤差失配模型,分析了誤差對動態(tài)性能參數(shù)的影響,并且研究了兩種不同結(jié)構(gòu)的時鐘誤差校準(zhǔn)系統(tǒng)以及基于信號相關(guān)特性的誤差估計系統(tǒng)。
其次,研究了基于快速卷積的高速FIR算法,分別闡述了傳統(tǒng)的并行濾波器,基于FFAS算法、基于ISCA算法以及基于二級并行結(jié)構(gòu)的濾波器設(shè)計方法。在數(shù)字后校準(zhǔn)系統(tǒng)設(shè)計中,可以根據(jù)并行度要求靈活嵌套使用這些算法,得到相應(yīng)并行度的濾波器結(jié)構(gòu)。本文以實際應(yīng)用為例,分別設(shè)計了八并
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 分時交替ADC時鐘失配數(shù)字校準(zhǔn)設(shè)計與FPGA實現(xiàn).pdf
- 分時交替ADC時鐘失配數(shù)字校準(zhǔn)算法研究及系統(tǒng)實現(xiàn).pdf
- 高速折疊插值A(chǔ)DC采樣時間失配誤差校準(zhǔn)電路設(shè)計.pdf
- TI-ADC系統(tǒng)通道失配校準(zhǔn)技術(shù)研究.pdf
- 高速ADC時鐘占空比校準(zhǔn)電路的研究與設(shè)計.pdf
- 高速時鐘信號抖動的ADC測量技術(shù)研究.pdf
- 高速ADC時鐘系統(tǒng)脈寬穩(wěn)定技術(shù)研究.pdf
- 高速OFDM接收機中分時ADC技術(shù)研究.pdf
- TIADC系統(tǒng)時鐘失配誤差校正算法研究.pdf
- 基于過零檢測的TIADC采樣失配后臺校準(zhǔn)技術(shù)研究.pdf
- 超高速ADC數(shù)字后校準(zhǔn)關(guān)鍵技術(shù)研究.pdf
- 基于調(diào)制的時間交織ADC數(shù)字校準(zhǔn)技術(shù)研究.pdf
- SHA-less型流水線ADC的誤差分析及校準(zhǔn)技術(shù)研究.pdf
- 基于FPGA高速時間交織ADC校準(zhǔn)與研究.pdf
- TIADC失配誤差數(shù)字后校準(zhǔn)算法研究及實現(xiàn).pdf
- TIADC系統(tǒng)時鐘失配FMC校準(zhǔn)算法及FPGA實現(xiàn).pdf
- 時分交替ADC系統(tǒng)偏置、增益失配校準(zhǔn)算法的研究與FPGA實現(xiàn).pdf
- 高速采樣ADC和時鐘信號的研究.pdf
- 分時交替ADC頻域加權(quán)校準(zhǔn)算法的設(shè)計及實現(xiàn).pdf
- 基于分時交替的高速高精度ADC設(shè)計與硬件實現(xiàn).pdf
評論
0/150
提交評論