版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、FDTD算法即時(shí)域有限差分算法如今被廣泛地應(yīng)用在電磁分析領(lǐng)域,它是求解Maxwell微分方程的直接時(shí)域方法,通過(guò)對(duì)電場(chǎng)量、磁場(chǎng)量在空間和時(shí)間上采取交替抽樣的離散方式,將麥克斯韋方程組的微分形式進(jìn)行差分離散化,將傳播區(qū)域劃分成一個(gè)個(gè)的網(wǎng)格,通過(guò)空間域上網(wǎng)格點(diǎn)之間的反復(fù)迭代,時(shí)間域上的不斷更新來(lái)達(dá)到數(shù)值計(jì)算的目的,也可以模擬波的傳播過(guò)程。但是在計(jì)算過(guò)程中,由于當(dāng)計(jì)算區(qū)域較大,即空間差分產(chǎn)生較多網(wǎng)格時(shí),需要耗費(fèi)大量的計(jì)算資源與時(shí)間,用軟件執(zhí)行
2、的話,計(jì)算效率不是很理想。FPGA的發(fā)展為解決這類(lèi)大規(guī)模計(jì)算問(wèn)題提供了一種新途徑。FDTD計(jì)算的特點(diǎn)是在固定的一個(gè)空間網(wǎng)格中進(jìn)行重復(fù)的算術(shù)運(yùn)算,數(shù)據(jù)流規(guī)則,控制流較為簡(jiǎn)單,因此可利用FPGA可編程的特點(diǎn),設(shè)計(jì)專(zhuān)門(mén)的算術(shù)運(yùn)算電路,實(shí)現(xiàn)FDTD的計(jì)算。一塊FPGA芯片可同時(shí)實(shí)現(xiàn)多個(gè)乘法器、加法器,輕易實(shí)現(xiàn)并行運(yùn)算。這樣針對(duì)FDTD算法專(zhuān)門(mén)設(shè)計(jì)的運(yùn)算電路,可大大提高計(jì)算速度。
本文以FDTD算法的二維形式為例,用Verilog
3、HDL語(yǔ)言實(shí)現(xiàn)FDTD算法,在硬件設(shè)計(jì)中加入了流水線技術(shù)和并行計(jì)算用來(lái)加快算法運(yùn)行速度,并用雙端口RAM作為數(shù)據(jù)儲(chǔ)存器,提高了數(shù)據(jù)的讀寫(xiě)速度。設(shè)計(jì)中采用的數(shù)據(jù)格式是符合IEEE-754標(biāo)準(zhǔn)的32位單精度浮點(diǎn)數(shù),保證了計(jì)算的精度要求。設(shè)計(jì)的目標(biāo)芯片是Altera公司CycloneⅢ系列中的EP3C55F484C6。在進(jìn)行二維情形模擬時(shí),網(wǎng)格的大小設(shè)定為60×60,在中心位置添加一個(gè)高斯脈沖作為激勵(lì)源,經(jīng)過(guò)60個(gè)時(shí)間步的計(jì)算后,用Model
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的fdtd算法實(shí)現(xiàn)
- 基于FPGA的FDTD算法實(shí)現(xiàn).pdf
- MUSIC算法的FPGA實(shí)現(xiàn).pdf
- 常模算法的FPGA實(shí)現(xiàn).pdf
- FDTD改進(jìn)算法及其理想導(dǎo)體邊界實(shí)現(xiàn).pdf
- 基于FPGA的FDTD計(jì)算系統(tǒng)設(shè)計(jì).pdf
- 經(jīng)典DOA算法的FPGA實(shí)現(xiàn).pdf
- 去隔行算法的FPGA實(shí)現(xiàn).pdf
- 基于FDTD算法的電磁建模系統(tǒng)可視化實(shí)現(xiàn).pdf
- RSA算法的FPGA快速實(shí)現(xiàn).pdf
- FPGA布局算法的研究與實(shí)現(xiàn).pdf
- AES算法的FPGA實(shí)現(xiàn)及優(yōu)化.pdf
- AES加密算法的FPGA實(shí)現(xiàn).pdf
- 高速負(fù)載均衡算法的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字水印算法實(shí)現(xiàn).pdf
- BP算法的FPGA實(shí)現(xiàn)與優(yōu)化.pdf
- 擴(kuò)展FDTD算法研究.pdf
- FFT算法FPGA實(shí)現(xiàn).doc
- FDTD算法實(shí)現(xiàn)及典型地下結(jié)構(gòu)的GPR剖面特征分析.pdf
- SURF圖像拼接算法的FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論