高穩(wěn)定性無片外電容LDO設(shè)計與仿真.pdf_第1頁
已閱讀1頁,還剩49頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、低壓差線性穩(wěn)壓器LDO具有電路簡單、功耗低、輸出噪聲小、電源抑制比(PSRR)高等優(yōu)點,成為電源管理芯片重要部分,廣泛應(yīng)用于各種電子設(shè)備中。隨著SOC芯片的快速發(fā)展,無片外電容LDO成為新型穩(wěn)壓器研究熱點。本文設(shè)計一款適合于SOC集成的片外電容LDO芯片,使其具有環(huán)路穩(wěn)定性好和負(fù)載瞬態(tài)響應(yīng)速度快的特點,在集成電子等領(lǐng)域有著廣泛的應(yīng)用前景。
   本文對傳統(tǒng)LDO和無片外電容LDO的穩(wěn)定性進(jìn)行分析。針對芯片面積小的要求,采用一階R

2、C補(bǔ)償和極點分裂法滿足系統(tǒng)穩(wěn)定性要求;電阻采用工作在線性區(qū)的MOS管代替,降低芯片面積。仿真結(jié)果表明,相位裕度最差為64.5°,最好為83°,保證系統(tǒng)在整個工作范圍的穩(wěn)定性。系統(tǒng)對電源噪聲抑制能力較好,在低頻和1KHz時,系統(tǒng)電源抑制比最差分別為58.82dB和56dB。
   對電路加入前饋通路,提高系統(tǒng)的瞬態(tài)響應(yīng)特性。在1μs內(nèi),電壓由3V變?yōu)?V,向上輸出過沖最大為116mV,向下過沖最大310mV,負(fù)載電流從0變化到50

3、mA,向上、向下過沖均小于300mV。系統(tǒng)寬電壓輸入范圍:2.6V-5.5V,溫度范圍:-40℃-150℃,可提供50mA最大負(fù)載電流。在最差情況下,壓差僅為96mV。在電源電壓為3V時,靜態(tài)電流最大約57μA。為提高整體電路的可靠性,加入過溫保護(hù)電路。當(dāng)溫度升高到140℃時,過溫保護(hù)電路啟動,具有20℃的典型遲滯范圍。
   整個系統(tǒng)采用0.6μm標(biāo)準(zhǔn)CMOS工藝設(shè)計,并利用Cadence軟件的Spectre仿真器進(jìn)行仿真工作

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論