RS碼與LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩69頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、分類號密級UDC學(xué)位論文RSRS碼與碼與LDPCLDPC碼級聯(lián)編解碼器的碼級聯(lián)編解碼器的FPGAFPGA實現(xiàn)實現(xiàn)(題名和副題名)田廣和(作者姓名)指導(dǎo)教師姓名劉釗教授電子科技大學(xué)成都(職務(wù)、職稱、學(xué)位、單位名稱及地址)申請學(xué)位級別碩士專業(yè)名稱信號與信息處理論文提交日期2010年4月論文答辯日期2010年5月學(xué)位授予單位和日期電子科技大學(xué)答辯委員會主席評閱人2010年月日注1注明《國際十進分類法UDC》的類號摘要I摘要差錯控制編碼技術(shù)是現(xiàn)

2、代通信技術(shù)中的關(guān)鍵技術(shù)之一,在移動通信、數(shù)字電視、計算機存儲等數(shù)據(jù)通信系統(tǒng)中得到了廣泛應(yīng)用。在信道條件惡劣的情況中,常采用糾錯能力更強的級聯(lián)編解碼方法,進行差錯控制。本課題以RS碼、LDPC碼級聯(lián)編解碼系統(tǒng)為研究對象,開發(fā)了基于PCI接口的級聯(lián)糾錯編解碼系統(tǒng)接口卡。本文的主要研究內(nèi)容是基于FPGA的RS碼與LDPC碼的級聯(lián)實現(xiàn)以及PCI接口控制設(shè)計。該系統(tǒng)由接口控制模塊、RS碼編解碼模塊、交織解交織模塊、LDPC碼編解碼模塊以及數(shù)據(jù)緩存

3、、存儲模塊組成。實現(xiàn)了由主機端發(fā)起寫數(shù)據(jù),經(jīng)FPGA處理器處理后進行存儲,后再由主機端讀出的邏輯功能。級聯(lián)編解碼實現(xiàn)是本文的重點。本文通過對級聯(lián)編碼理論的研究,確定了含有交織器的串行級聯(lián)方案。在RS碼編解碼實現(xiàn)過程中,重點研究了RS碼的譯碼算法;而在LDPC碼的實現(xiàn)過程中,因其譯碼相對簡單,故重點研究了編碼算法的實現(xiàn),并采用了準(zhǔn)循環(huán)構(gòu)造編碼方法設(shè)計了LDPC碼編碼器。各功能模塊采用VerilogHDL語言編程實現(xiàn),并通過了功能仿真驗證。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論