![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/3a409745-27a0-4656-b9a3-37feaeb13b7f/3a409745-27a0-4656-b9a3-37feaeb13b7fpic.jpg)
![基于PCIExpress的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf_第1頁(yè)](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/3a409745-27a0-4656-b9a3-37feaeb13b7f/3a409745-27a0-4656-b9a3-37feaeb13b7f1.gif)
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在電子測(cè)試中,需要將前端產(chǎn)生大量數(shù)據(jù)送到微處理器中進(jìn)行處理,如何擴(kuò)大鏈路上數(shù)字傳輸能力便是本課題所要研究的內(nèi)容。
本系統(tǒng)采用目前傳輸速度最快的PCI Express總線,將采集卡轉(zhuǎn)換出的大量波形數(shù)據(jù)通過(guò)FPGA緩存后以2.5Gbps的速率傳輸?shù)接?jì)算機(jī)中,并編寫(xiě)上位機(jī)中程序以處理和顯示波形。論文的主要內(nèi)容有:
1.PCI Express數(shù)據(jù)采集卡的硬件系統(tǒng)設(shè)計(jì)。介紹了芯片的選型和電路的搭建,論述了通過(guò)AD9481將前端
2、模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),數(shù)據(jù)經(jīng)過(guò)緩存和控制后通過(guò)Spartan6lx25t芯片中所固化的PCI Express硬核傳輸?shù)缴衔粰C(jī)中。其中也講述了FPGA中各個(gè)模塊在整個(gè)數(shù)據(jù)流程中的作用和PCI Express硬核的外圍電路搭建。
2.上位機(jī)軟件編寫(xiě)。講述了通過(guò)VC++編寫(xiě)采集系統(tǒng)的驅(qū)動(dòng)程序和顯示程序。通過(guò)驅(qū)動(dòng)程序?qū)⒉杉臄?shù)據(jù)送到設(shè)定的內(nèi)存中,然后在VC++程序中調(diào)用這些內(nèi)存,并利用CVI提供的各種庫(kù)函數(shù)將其顯示在界面上。其中主要
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的數(shù)據(jù)高速采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于CPLD的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于隨機(jī)采樣的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于PCI總線的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于USB總線的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于USB和FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和CPLD的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的PCIE多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于ARM9的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于PCI Express總線高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于usb2.0的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP和USB的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于非均勻采樣的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf
- 基于fpga的高速數(shù)據(jù)采集系統(tǒng)畢業(yè)設(shè)計(jì)
- 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論