版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著測控系統(tǒng)的精度日益提高,對授時精度要求也越來越高。IRIG-B碼授時技術(shù)作為一種較為成熟的授時方法,已經(jīng)在軍事、航天、電力系統(tǒng)得到廣泛的應(yīng)用。IRIG-B碼是由美國國家靶場儀器組制定的一種已成國際通用標(biāo)準(zhǔn)的時間碼,我國已制定了相應(yīng)的國標(biāo)與國軍標(biāo),對其碼型格式與接口標(biāo)準(zhǔn)作了規(guī)定。用戶使用解碼器獲得時間信息與秒脈沖,解碼器的解調(diào)精度決定了B碼系統(tǒng)的授時精度。
本論文首先介紹了IRIG-B交直流碼的格式與接口,介紹了解碼器的發(fā)展
2、現(xiàn)狀以及使用仿真軟件對兩種交流B碼解調(diào)法進(jìn)行了仿真。詳細(xì)闡述了基于FPGA的IRIG-B交直流碼解碼器的的系統(tǒng)設(shè)計,根據(jù)設(shè)計要求完成了對濾波器、信號調(diào)理電路、模數(shù)轉(zhuǎn)換電路、控制電路等模塊中相關(guān)芯片的選型以及外圍電路的設(shè)計,使用VHDL編寫了FPGA內(nèi)部的控制程序,介紹了直流B碼解調(diào)法與兩種交流B碼解調(diào)法:數(shù)字解調(diào)法與直接解調(diào)法。直流B碼解調(diào)是使用脈寬計數(shù)的方法實現(xiàn)的,交流碼數(shù)字解調(diào)法調(diào)用了IP核生成的乘法器與濾波器將交流B碼還原為直流B
3、碼再進(jìn)行解調(diào),交流碼直接解調(diào)法是編寫FPGA程序代替了部分模擬電路,將交流碼轉(zhuǎn)為脈沖信號處理。最后分析了兩種方法的優(yōu)缺點,并提出了秒脈沖延時授時的方法,提高了解碼器秒脈沖時刻點的準(zhǔn)確度。
根據(jù)實驗表明:基于FPGA的IRIG-B碼解碼器能夠?qū)崟r解調(diào)交流B碼與直流B碼,使用LabVIEW編寫的上位機(jī)軟件能夠按照天、時、分、秒的格式顯示并保存時間信息,并發(fā)送控制命令轉(zhuǎn)換輸出模式,輸出的解碼秒脈沖的準(zhǔn)確度較高,各項功能滿足設(shè)計要求。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的IRIG-B碼解碼設(shè)計.pdf
- IRIG-B碼解碼及網(wǎng)絡(luò)校時的實現(xiàn).pdf
- IRIG-B碼解碼板設(shè)計與實現(xiàn).pdf
- 基于FPGA的IRIG-B碼基帶產(chǎn)生電路的設(shè)計與實現(xiàn).pdf
- 變電站GPS對時IRIG-B碼解碼器設(shè)計及VME總線在裝置中應(yīng)用.pdf
- 基于FPGA的IRIG_B編解碼系統(tǒng)設(shè)計與實現(xiàn).pdf
- RS碼、LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- 基于FPGA的IRIG_B碼基帶接收電路的實現(xiàn).pdf
- 基于FPGA的AAC解碼器實現(xiàn).pdf
- RS碼與LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- 基于FPGA的MJPEG視頻解碼器的芯片設(shè)計.pdf
- 高精度IRIG-B的數(shù)字方法實現(xiàn).pdf
- 基于fpga的h.264視頻解碼器設(shè)計
- 具光電接口的IRIG-B碼的時間同步系統(tǒng)與時滯校正.pdf
- 基于FPGA的JPEG硬件解碼器設(shè)計與實現(xiàn).pdf
- 高速Turbo碼編解碼器的研究與FPGA實現(xiàn).pdf
- 基于AVS的變字長解碼器的設(shè)計及其FPGA驗證.pdf
- 基于FPGA的低功耗JPEG解碼器的研究.pdf
- MPEG-2視頻解碼器的FPGA設(shè)計.pdf
- 高效的CABAC解碼器設(shè)計及FPGA實現(xiàn).pdf
評論
0/150
提交評論