一種雷達脈沖檢波及參數(shù)測試模塊的設(shè)計.pdf_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在現(xiàn)代電子目標偵查識別研究中,雷達脈沖參數(shù)測試應(yīng)用是一種典型的手段之一,通過對雷達脈沖信號時域參數(shù)如脈沖幅度(PA)、脈沖到達時間(TOA)和脈沖寬度(PW)等參數(shù)指標的測量,輔以進一步的算法計算,獲取脈沖的細節(jié)信息,協(xié)同偵測系統(tǒng)其他部分獲取的數(shù)據(jù),完成目標定位識別。同時,隨著通用數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)器件芯片的邏輯規(guī)模和處理速度等方面性能近年以來的快速提高,使得高速實時的脈沖信號參數(shù)測量成為可能。

2、>   本文設(shè)計并實現(xiàn)了一種基于FPGA的雷達脈沖實時檢波及參數(shù)測量方案,并通過理論分析推導和計算機仿真工作進行了方案驗證。在脈沖檢波方案中,重點分析了基于CIC結(jié)構(gòu)的抽取濾波器,從CIC濾波器實現(xiàn)結(jié)構(gòu)上進行了優(yōu)化,降低系統(tǒng)資源占用率的同時,可以提高系統(tǒng)運行速度。對于雷達脈沖信號參數(shù)的實時性測量問題,由于DSP處理速度的限制,文中采用FPGA硬件實現(xiàn)。在FPGA內(nèi)部直接實現(xiàn)比較器,運算器等模塊,大大簡化了測量系統(tǒng),系統(tǒng)的靈活性也得到增

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論