低功耗高穩(wěn)定時鐘晶振芯片的研究與設計.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在眾多獲取頻率源的方法中,石英晶體振蕩器因具有高的品質因素,能精確定義諧振頻率(resonant frequency),提供系統(tǒng)標準參考源(reference source),因而得到了廣泛的應用。晶體振蕩器常常作為系統(tǒng)實時時鐘,低功耗、高穩(wěn)定性成為其設計首要考慮的要點。
   本研究基于CMOS工藝,設計了一款低功耗、高穩(wěn)定時鐘晶振芯片。利用使能電路對整體電路進行控制,芯片工作在兩種模式下:一種是正常工作模式,輸出標準頻率源信

2、號;另一種為低功耗模式,輸出高阻態(tài),使能控制關斷大部分電路,只有非常小的漏電流存在,大大地降低了功耗。晶體振蕩器頻率受電源電壓影響嚴重,設計了電源電壓穩(wěn)定電路為振蕩器提供穩(wěn)定工作電壓,提高了輸出信號穩(wěn)定性;為提高電路帶負載能力,設計了高性能輸出緩沖電路,對輸出方波進行放大整形,提高了輸出信號的準確性;為適應不同頻率信號的需求,設計了分頻電路,實現(xiàn)?0,?0/2,?0/4,?0/8(?0為晶振諧振固有頻率)四種頻率信號輸出;對電路中關鍵的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論