![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/16/f6f460b6-e551-464f-b5b9-ba055c03fbb1/f6f460b6-e551-464f-b5b9-ba055c03fbb1pic.jpg)
![基于FPGA和DSP技術(shù)的二次雷達應(yīng)答處理器.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/16/f6f460b6-e551-464f-b5b9-ba055c03fbb1/f6f460b6-e551-464f-b5b9-ba055c03fbb11.gif)
已閱讀1頁,還剩55頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、該論文介紹二次雷達的基本概念、發(fā)展歷史、工作流程和運作機理以及單脈沖二次雷達的系統(tǒng)原理,并且對傳統(tǒng)的單脈沖二次雷達應(yīng)答信號處理器的硬件結(jié)構(gòu)進行改進,提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點是結(jié)構(gòu)靈活,有較強的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達應(yīng)答數(shù)字信號處理器中的應(yīng)用,使用VHDL語言設(shè)計FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 二次雷達應(yīng)答信號處理器中DSP的算法設(shè)計與實現(xiàn).pdf
- 基于FPGA+DSP的MSSR應(yīng)答信號處理器實現(xiàn).pdf
- 基于DSP的二次雷達應(yīng)答解碼器軟件設(shè)計.pdf
- 基于FPGA的多功能雷達信號處理器.pdf
- 基于FPGA+DSP的某監(jiān)控雷達信號處理器設(shè)計與實現(xiàn).pdf
- 基于FPGA的機載二次雷達硬件系統(tǒng).pdf
- 基于FPGA的二次雷達系統(tǒng)基帶信號處理算法和實現(xiàn).pdf
- 基于FPGA的雷達信號預(yù)處理器的設(shè)計.pdf
- 基于FPGA的軟件雷達脈壓處理器的實現(xiàn).pdf
- 基于FPGA+DSP的實時圖像處理器的研制.pdf
- 機載二次雷達應(yīng)答機的研制.pdf
- 基于FPGA的無源雷達互相關(guān)處理器的設(shè)計.pdf
- 基于DSP技術(shù)的音頻處理器的設(shè)計.pdf
- 二次監(jiān)視雷達信號的處理和分析.pdf
- 單脈沖二次雷達譯碼器的DSP算法實現(xiàn).pdf
- 單脈沖二次雷達應(yīng)答解碼系統(tǒng)研制.pdf
- 基于DSP和CPLD的信號處理器板.pdf
- 基于FPGA和DSP的雷達信號處理機的設(shè)計.pdf
- 基于fpga的微處理器設(shè)計
- 相控陣雷達信號處理器的FPGA設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論