![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/071ec3e3-61be-420f-a419-a68de0cc9e38/071ec3e3-61be-420f-a419-a68de0cc9e38pic.jpg)
![LDPC碼研究與FPGA硬件平臺(tái)實(shí)現(xiàn).pdf_第1頁(yè)](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/18/071ec3e3-61be-420f-a419-a68de0cc9e38/071ec3e3-61be-420f-a419-a68de0cc9e381.gif)
版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、LDPC碼是一類(lèi)具有逼近Shannon限性能的信道編碼,因其構(gòu)造簡(jiǎn)單、譯碼復(fù)雜度與錯(cuò)誤平層較低等優(yōu)點(diǎn),廣泛應(yīng)用于通信領(lǐng)域,是目前信道編碼研究的熱點(diǎn)問(wèn)題。
采用理論分析、計(jì)算機(jī)仿真與硬件平臺(tái)實(shí)現(xiàn)的方法,對(duì)LDPC碼的編譯碼原理、校驗(yàn)矩陣的構(gòu)造、PCM/FM再入遙測(cè)收發(fā)信機(jī)的研制進(jìn)行了深入研究,所做工作包含如下幾個(gè)方面:
1.考慮到基于PEG的環(huán)多項(xiàng)式分布與環(huán)連通度對(duì)LDPC碼性能的影響,提出一種基于PEG環(huán)多項(xiàng)
2、式分布的LDPC碼構(gòu)造方法。通過(guò)考慮校驗(yàn)矩陣的環(huán)長(zhǎng)分布,最短環(huán)個(gè)數(shù)與ACE分布,該方法在消除短環(huán)的同時(shí)減少了最短環(huán)個(gè)數(shù)、提高平均局部圍長(zhǎng)并改善了環(huán)的連通度,進(jìn)而改善譯碼性能。而且,為解決非結(jié)構(gòu)碼硬件實(shí)現(xiàn)的復(fù)雜度,還將該構(gòu)造方法應(yīng)用于QC-LDPC碼的構(gòu)造。仿真表明,該QC-LDPC碼性能優(yōu)于非結(jié)構(gòu)化構(gòu)造的Malay碼,且具有準(zhǔn)循環(huán)LDPC碼便于硬件實(shí)現(xiàn)的優(yōu)勢(shì)。
2.針對(duì)環(huán)長(zhǎng)分布對(duì)LDPC碼性能的影響,提出一種基于拉丁方陣的
3、QC-LDPC碼構(gòu)造方法。該方法借鑒了Steiner三元系與拉丁方陣的性質(zhì),在消除短環(huán)的同時(shí),還改進(jìn)了原算法構(gòu)造碼字時(shí)碼率不靈活的缺點(diǎn)。仿真結(jié)果表明,所提方法構(gòu)造的短碼性能優(yōu)于PEG算法的短碼;在構(gòu)造中長(zhǎng)碼時(shí),也有與PEG相近的性能,且具有QC-LDPC碼便于硬件實(shí)現(xiàn)的優(yōu)勢(shì)。同時(shí),將提出的LDPC碼應(yīng)用于PCM/FM再入遙測(cè)系統(tǒng),并給出性能分析。
3.為提高再入遙測(cè)數(shù)據(jù)的安全性,防止第三方截獲或利用這些信息,根據(jù)再入遙測(cè)系
4、統(tǒng)對(duì)加密算法實(shí)時(shí)、高效的需求,設(shè)計(jì)一種基于密鑰后向同步的加解密技術(shù)實(shí)現(xiàn)方案。該方案使用鐘控密鑰流生成器模型,采用一次一密的加密形式。
4.研究再入遙測(cè)系統(tǒng)硬件收發(fā)信機(jī)的研制現(xiàn)狀,根據(jù)再入遙測(cè)信道的特性,提出PCM/FM再入遙測(cè)系統(tǒng)硬件平臺(tái)的實(shí)現(xiàn)方案。該方案采用FPGA思想實(shí)現(xiàn),包含加解密模塊,信道編譯碼模塊,濾波器模塊,FM調(diào)制解調(diào)模塊等。本文給出了通信發(fā)送端即再入遙測(cè)中頻發(fā)射機(jī)的FPGA詳細(xì)實(shí)現(xiàn)過(guò)程,并在系統(tǒng)中測(cè)試加解密
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的LDPC碼譯碼研究與硬件實(shí)現(xiàn).pdf
- 原模圖LDPC碼的FPGA硬件測(cè)試平臺(tái)研究.pdf
- LDPC碼譯碼研究與FPGA實(shí)現(xiàn).pdf
- LDPC碼研究及其硬件實(shí)現(xiàn).pdf
- QC-LDPC碼的研究與FPGA實(shí)現(xiàn).pdf
- LDPC碼編碼器FPGA實(shí)現(xiàn)研究.pdf
- LDPC碼譯碼算法的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼譯碼算法研究和FPGA實(shí)現(xiàn).pdf
- 多碼率LDPC碼研究及其FPGA實(shí)現(xiàn).pdf
- LDPC碼譯碼器FPGA實(shí)現(xiàn)研究.pdf
- 多進(jìn)制LDPC碼編譯碼算法研究與硬件實(shí)現(xiàn).pdf
- LDPC碼譯碼算法的研究及其硬件實(shí)現(xiàn).pdf
- LDPC碼迭代譯碼算法研究及其硬件實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼的實(shí)現(xiàn).pdf
- 正則LDPC碼的構(gòu)造及硬件實(shí)現(xiàn).pdf
- LTE系統(tǒng)中LDPC碼的性能研究與FPGA實(shí)現(xiàn).pdf
- LDPC碼譯碼技術(shù)研究及FPGA實(shí)現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- RS碼與LDPC碼級(jí)聯(lián)編解碼器的FPGA實(shí)現(xiàn).pdf
- LDPC碼編譯碼器的硬件實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論