![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/67c65dc1-bb31-4411-96b4-d84183c5b328/67c65dc1-bb31-4411-96b4-d84183c5b328pic.jpg)
![基于Verilog語言的DDS設計與仿真.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/67c65dc1-bb31-4411-96b4-d84183c5b328/67c65dc1-bb31-4411-96b4-d84183c5b3281.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、西安電子科技大學碩士學位論文基于Verilog語言的DDS設計與仿真姓名:張萍申請學位級別:碩士專業(yè):微電子學與固體電子學指導教師:柴常春20070101ABSlRACTABSTRACTnetechniqueofFrequencySynthesis,whichcontainsofDirectSynthesis,PhaselockedSynthesisandDirectDigitalSynthesisiswidelyusedinthear
2、eaofcommunieation,aeronautics,instrumentandSOonDirectdigitalsynthesis(DDS)isatechniqueforusingdigitaldataprocessingblocksusameanstogenerateStfrequencyandphasemnableoutputsignalreferencedtoafixedfrequencyprecisionclocksou
3、rceADDSsystemconsistsofPhaseAccumulatorSineROM,D/AConverterandLowPassFilterAsthereferencedfrequencyisfixedtheoutputfrequency,thephasequantizationnoiseandtheresolutionoffrequencyandphaseareduetofrequencyword,thevalueofROM
4、andthebitsofD/AconverterthebitsofaccumulatorandROMrespectivelyToday’scostcompetitive,hi曲一performance,functionallyintegrated,andsmallpackagesizedDDSproductsarefastbecominganalternativetotraditionalfrequencyagileanalogsynt
5、hesizersolutionsFormanyapplications,theDDSsolutionholdssomedistinctadvantagesovertheequivalentagileanalogfrequencysynthesizeremployingPLLcircuitry111emainfocBsesofthisdissertationare:firstlythearithmetic。structureandthek
6、eyblockofDDSwereresearchedmodelingandsimulationweretakenontheEDA:SecondlyusingCMOSdigitalcircuittechnologytooptimizesomeblockoftheDDS;ThenstartedcodingdesignofthewholeDDSsystembasedonVerilog,andsimulationtovalidatethecod
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于Verilog語言的DMA控制器的設計與仿真.pdf
- 基于fpga的dds仿真與設計
- 基于verilog交通燈仿真系統(tǒng)設計與仿真
- eda課程設計--dds的簡單設計基于verilog hdl
- 基于Verilog語言的FPAA芯片數字電路設計.pdf
- 基于verilog的fir成型濾波器的設計與仿真【文獻綜述】
- verilog的仿真問題
- 基于verilog的fir成型濾波器的設計與仿真【開題報告】
- 基于DDS的分布式系統(tǒng)的建模與仿真.pdf
- 現代頻率合成技術課程設計—基于matlab的dds設計與仿真
- 基于Verilog圖像濾波的設計與研究.pdf
- 基于System Verilog-VMM的仿真環(huán)境設計及其應用.pdf
- 基于FPGA的DDS設計與實現.pdf
- 基于Verilog語言的RS(255,247)編譯碼器設計.pdf
- verilog硬件描述語言課程設計
- 數字電路時鐘設計verilog語言編寫--
- 基于FPGA的DDS設計.pdf
- 基于verilog語言的出租車計費器
- eda技術及應用課程設計-- 基于verilog語言的調頻輸出器設計
- 基于FPGA的DDS的研究設計與實現.pdf
評論
0/150
提交評論