基于FPGA的SCI-RT節(jié)點的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、國家863項目“飛行控制計算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計符合CPCI總線標(biāo)準(zhǔn)的FC通信卡,本課題是這個項目的進(jìn)一步引伸,在其基礎(chǔ)上設(shè)計出滿足SCI/RT協(xié)議的接口模型,并在每個SCI/RT通信節(jié)點中加入數(shù)據(jù)的優(yōu)先級判斷,從而滿足數(shù)據(jù)傳輸?shù)膶崟r性要求。 本文以此為背景,對基于FPGA的SCI/RT節(jié)點進(jìn)行研究與實現(xiàn)。論文先概述SCI協(xié)議和SCI/RT協(xié)議,并分析兩者的異同點。而后介紹數(shù)字硬件開發(fā)的一些基礎(chǔ),再介紹SCI/

2、RT接口的總體及詳細(xì)設(shè)計,并對最終硬件邏輯進(jìn)行仿真測試。 SCI/RT節(jié)點模型包含發(fā)送和接收存儲器、旁路FIFO、地址解碼、狀態(tài)管理寄存器、多路復(fù)用器、Aurora模塊和高速串行通信接口等利用FPGA上的塊RAM實現(xiàn)發(fā)送和接收存儲器;設(shè)計一個同步FIFO實現(xiàn)旁路FIFO;利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實現(xiàn)了Aurora鏈路層協(xié)議;地址解碼和多路復(fù)合分別被實

3、現(xiàn)在控制邏輯中;最后采用OPB—PCI橋接核實現(xiàn)了CPCI接口邏輯。 本課題采用SOPC方案來實現(xiàn)FPGA邏輯設(shè)計。采用Verilog硬件描述語言實現(xiàn)旁路FIFO;采用VHDL硬件描述語言來實現(xiàn)Aurora鏈路層模塊。在Xilinx ISE中分別實現(xiàn)旁路FIFO和Aurora模塊的功能及時序仿真;最后在EDK中實現(xiàn)整體設(shè)計,下載到開發(fā)板上,并利用ChipScope Pro在線邏輯分析儀對設(shè)計進(jìn)行驗證,比較仿真結(jié)果滿足預(yù)先的期望,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論