![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/831b96ab-70c0-43e5-9168-b25d217be1c2/831b96ab-70c0-43e5-9168-b25d217be1c2pic.jpg)
![MPEG2視頻解碼器關鍵模塊的VLSI結構設計.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/831b96ab-70c0-43e5-9168-b25d217be1c2/831b96ab-70c0-43e5-9168-b25d217be1c21.gif)
已閱讀1頁,還剩54頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著多媒體技術的快速發(fā)展,各種視頻音頻編碼不斷推出,如H.261、M-JPEG、MPEG1和MPEG2。其中MPEG2標準更以其高分辨率和廣泛的應用等特點而發(fā)展迅速。 本文研究了MPEG2視頻壓縮協(xié)議,主要完成的工作是設計了MPEG2解碼器的各主要功能模塊的電路并對所設計的模塊進行了仿真,其中包括在第二章設計了基于二維變換分解的IDCT電路,這種IDCT電路將復雜的變換轉化為定系數(shù)的矩陣乘法,適合硬件實現(xiàn)。第三章設計了基于關鍵碼
2、字查表的VLD變長解碼電路,并在第四章設計了一個具有流水線結構的反掃描反量化電路,流水線結構使得反量化運算的輸出結果除了在工作的初始狀態(tài)時會延時五個周期,結束初始化后,就可以每個周期輸出一個反量化結果,最后第五章設計了一個專用的MPEG2解碼系統(tǒng)控制器。變長解碼是不均勻的解碼過程,為使VLD電路解碼的結果能夠以一個周期為單位輸出,本文還設計了適合MPEG2解碼的桶型移位器。考慮到解碼器總線位寬的變化,論文設計了兩種VLD變長解碼電路,其
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- MPEG2視頻解碼器核心結構ASIC設計.pdf
- JPEG2000位平面解碼器VLSI結構設計.pdf
- MPEG2 slice層以下變長解碼器設計與實現(xiàn).pdf
- MPEG-2視頻解碼器的FPGA設計.pdf
- MPEG-2解碼器中運動補償?shù)腣LSI實現(xiàn).pdf
- MPEG-2視頻解碼器的總線設計及實現(xiàn).pdf
- MPEG-2視頻解碼器的系統(tǒng)級實現(xiàn).pdf
- MPEG-4解碼器的運動補償VLSI設計與實現(xiàn).pdf
- 用于高清電視的MPEG2視頻解碼芯片.pdf
- 視頻解碼器顯示系統(tǒng)VLSI的設計與實現(xiàn).pdf
- MPEG-4視頻解碼器的設計與優(yōu)化.pdf
- 基于DXVA的MPEG-2視頻解碼器的設計與實現(xiàn).pdf
- MPEG-2 MP@HL視頻解碼器的研究.pdf
- MPEG2視頻軟硬件混合解碼技術研究及硬件加速模塊設計.pdf
- MPEG-2視頻解碼器的數(shù)據存儲結構研究及存儲控制器的設計.pdf
- 基于MPEG-2的軟件解碼器.pdf
- MPEG-2解碼器運動補償ASIC設計.pdf
- JPEG2000解碼器的VLSI設計.pdf
- 基于分組的變長解碼器設計及其VLSI實現(xiàn)結構.pdf
- 基于h.264avc視頻解碼器的vlsi設計與研究
評論
0/150
提交評論