跳頻通信系統(tǒng)研究與基于FPGA的關(guān)鍵單元設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩91頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在簡(jiǎn)要介紹了軟件無(wú)線電和跳頻通信原理的基礎(chǔ)上,著重研究了高速跳頻通信系統(tǒng)中的數(shù)字下變頻、相關(guān)和跳頻序列產(chǎn)生技術(shù),提出了適合于在FPGA中實(shí)現(xiàn)的設(shè)計(jì)方案,并在實(shí)際系統(tǒng)中獲得應(yīng)用。
   本論文的項(xiàng)目來(lái)源于軍用的《高速跳頻數(shù)傳電臺(tái)的研制》的項(xiàng)目。本人在此項(xiàng)目研制開(kāi)發(fā)過(guò)程中對(duì)多采樣率數(shù)字信號(hào)處理和數(shù)字濾波器理論進(jìn)行了深入的研究,分析比較了多種數(shù)字下變頻器的設(shè)計(jì)方案,其中數(shù)字下變頻器采用查找表方式產(chǎn)生本地載波,抽取濾波器采用有符號(hào)的DA

2、算法實(shí)現(xiàn),經(jīng)過(guò)在實(shí)際系統(tǒng)中測(cè)試,達(dá)到了要求的性能。
   對(duì)高速跳頻電臺(tái)中采用的相關(guān)器原理進(jìn)行了深入的研究,分析比較了多種數(shù)字相關(guān)器的設(shè)計(jì)方案,提出了一種數(shù)字相關(guān)器的并行設(shè)計(jì)方案,并在實(shí)際系統(tǒng)中完成了設(shè)計(jì)。能夠同時(shí)完成32路Walsh序列的相關(guān)運(yùn)算,并輸出對(duì)應(yīng)Walsh序列的序列號(hào)以上模塊采用了Altera公司Cyclone芯片實(shí)現(xiàn)。
   對(duì)高速跳頻電臺(tái)中采用的跳頻地址產(chǎn)生器原理進(jìn)行了深入的研究,分析比較了多種跳頻序列

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論