差分跳頻通信系統(tǒng)的研究與FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、差分跳頻技術(shù)(Differential Frequency Hopping,DFH)是一種集調(diào)制、解調(diào)和跳頻圖案為一體的新型跳頻技術(shù)。它從高速跳頻出發(fā),較好地解決了提高數(shù)據(jù)速率、抗多徑、抗跟蹤干擾的問題,由于差分跳頻圖案是基于有向圖的遍歷,差分跳頻序列還具有一定的糾檢錯能力,進一步提高了系統(tǒng)性能,這一切都使得差分跳頻技術(shù)代表了新一代短波抗干擾通信技術(shù)的發(fā)展方向。另一方面,由于現(xiàn)場可編程門陣列(Field ProgrammableGate

2、 Array,F(xiàn)PGA)具有較高的靈活性、可重復利用性和開發(fā)周期短等優(yōu)點,在通信系統(tǒng)設計開發(fā)中得到了廣泛的應用。
  本文從常規(guī)跳頻通信系統(tǒng)的基本原理與性能指標出發(fā),重點研究了差分跳頻通信系統(tǒng)的關鍵技術(shù)。在此基礎上給出了差分跳頻通信系統(tǒng)的總體結(jié)構(gòu)和設計參數(shù)。整個系統(tǒng)包括了發(fā)送和接收兩部分。在發(fā)送系統(tǒng)中,主要包括信源模塊、串并轉(zhuǎn)換模塊、頻率轉(zhuǎn)移函數(shù)模塊、DDS模塊;在接收系統(tǒng)中,主要包括FFT變換模塊、頻率序列識別模塊、基于Vite

3、rbi算法的譯碼模塊、頻率轉(zhuǎn)移函數(shù)反變換模塊、并串轉(zhuǎn)換模塊。本文在Xilinx的ISE10.1開發(fā)環(huán)境下,采用Verilog硬件描述語言各個模塊進行了詳細設計,采用Synplify Pro9.6.2綜合工具對各個模塊進行綜合,并給出了相應的寄存器傳輸級(Register-Transfer Layer,RTL)的設計電路圖,采用Modelsim6.5a仿真工具對各個模塊和系統(tǒng)進行仿真,然后將發(fā)送和接收各個模塊整合到一起進行了整個系統(tǒng)的仿真

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論