基于FPGA的高速DDS關(guān)鍵技術(shù)研究.pdf_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、直接數(shù)字頻率合成器(DDS)相對傳統(tǒng)頻率合成技術(shù)具有頻率分辨率高、轉(zhuǎn)換時間短、相位連續(xù)和易合成復(fù)雜波形等優(yōu)點(diǎn)。隨著科技發(fā)展的需要,使其大量應(yīng)用在通信、雷達(dá)和各種電子系統(tǒng)中。由于在數(shù)字域進(jìn)行處理,使其具有豐富的雜散,且輸出頻率范圍有限的缺點(diǎn)。本文基于FPGA對DDS中相位累加器和相幅轉(zhuǎn)換器模塊做了深入研究,旨在提高DDS的工作頻率和輸出信號性能,主要的工作包括:
  1、理論分析DDS的雜散,建立模型分別對位截斷誤差和幅度量化誤差引

2、起的雜散進(jìn)行仿真,并重點(diǎn)研究了相位抖動技術(shù)對雜散的抑制。
  2、研究高速相位累加器。對流水線加法器、超前進(jìn)位加法器和并行結(jié)構(gòu)加法器進(jìn)行了研究與性能對比。綜合流水線和并行加法器各自的優(yōu)點(diǎn)實(shí)現(xiàn)流水線并行加法器,該結(jié)構(gòu)很好地兼顧了資源消耗和工作速度。
  3、研究提高相幅轉(zhuǎn)換器性能的算法。對角度分解算法、流水線CORDIC算法和泰勒級數(shù)的線性插值算法進(jìn)行了深入研究和性能對比。ROM+CORDIC算法減小了ROM容量的同時也避免

3、CORDIC算法的迭代過程,通過對相位重新編碼,直接計算出幅度值。該算法能同時提高輸出信號的頻率和無雜散動態(tài)范圍,其資源消耗也明顯少于同等條件下流水線CORDIC算法。
  4、利用DDS實(shí)現(xiàn)1.6GHz的采樣頻率,中心頻率1.2GHz,帶寬400MHz的LFM信號。由于目前的FPGA芯片達(dá)不到1.6GHz的工作速度,故而在FPGA內(nèi)部采用八路并行結(jié)構(gòu),根據(jù)公式推導(dǎo)出每一路的參數(shù)。然后八路信號通過OSERDESE合成兩路輸入AD9

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論