![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/2fc92510-fd8b-402c-b208-ef5d2c59648d/2fc92510-fd8b-402c-b208-ef5d2c59648dpic.jpg)
![存儲器內(nèi)建自測試及內(nèi)核功能測試研究.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/2fc92510-fd8b-402c-b208-ef5d2c59648d/2fc92510-fd8b-402c-b208-ef5d2c59648d1.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、集成電路制造工藝的不斷進步和基于IP復用的設計方法學革新,使得SoC芯片得到越來越廣泛的應用;同時這又使得SoC芯片結構日益復雜,規(guī)模日益擴大,如何有效地對SoC芯片進行測試成為一個迫切需要解決的問題。 JTAG接口是一種標準的測試接口,利用該接口可以對芯片內(nèi)部邏輯進行測試和調(diào)試。在本文中ARM核的測試是利用JTAG接口進行的,根據(jù)JTAG接口協(xié)議,可以生成所需的測試矢量。利用ARM7TDMI提供的擴展JTAG接口和掃描鏈的能力
2、,本文使用JTAG接口對MBIST進行初始化配置并串行移出最終的測試結果。 各種類型的嵌入式存儲器大量集成已經(jīng)成為SoC芯片的一個重要特征。由于ATE所能存儲的測試矢量十分有限,因此無法直接由ATE提供存儲器測試所需的測試矢量。為了壓縮測試所需的矢量,本文利用一種新的MBIST結構對存儲器進行測試,所有的測試矢量都由MBIST自動生成,因此它能夠很好地解決測試矢量壓縮問題。該MBIST結構能夠支持各種類型的嵌入式存儲器,例如單端
3、口、雙端口SRAM,Cache以及CAM(Content Addressable Memories)等。為了解決CAM的測試這一難題,本文應用了一種新的CAM測試算法并驗證了該算法的有效性。 在SoC測試尤其是宏模塊的測試過程中,測試效率比較低。通過測試調(diào)度可以提高測試效率,充分利用測試帶寬和測試資源。本文采用了一種通過簡單的測試調(diào)度整合測試矢量、提高測試效率的方案。通過分析,可以得出最終的測試矢量壓縮比最高可以達到50﹪,測試
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 存儲器內(nèi)建自測試及內(nèi)核功能測試研究.pdf
- SoC存儲器內(nèi)建自測試技術研究.pdf
- 基于IEEE1500的SoC中存儲器內(nèi)核內(nèi)建自測試設計研究.pdf
- 基于March C+算法的存儲器內(nèi)建自測試自測試設計與仿真.pdf
- 嵌入式存儲器內(nèi)建自測試與內(nèi)建自修復技術研究.pdf
- 嵌入式存儲器內(nèi)建自測試和內(nèi)建自修復技術研究.pdf
- 嵌入式flash存儲器內(nèi)建自測試IP核的研究.pdf
- 嵌入式存儲器內(nèi)建自測試與內(nèi)建自修復的研究與設計.pdf
- 靜態(tài)隨機存取存儲器內(nèi)建自測試電路的研究與設計.pdf
- 高速嵌入式動態(tài)隨機存儲器可編程內(nèi)建自測試設計及優(yōu)化.pdf
- 一種嵌入式Flash存儲器的內(nèi)建自測試電路的設計.pdf
- 內(nèi)建自測試的重復播種測試生成研究.pdf
- 鎖相環(huán)內(nèi)建自測試研究.pdf
- ARM Cortex M3芯片嵌入式存儲器內(nèi)建自測試算法的設計.pdf
- 軟件內(nèi)建自測試中的測試程序生成.pdf
- 軟件內(nèi)建自測試驅(qū)動模塊模型及測試程序的研究.pdf
- 基于軟件內(nèi)建自測試的測試用例研究.pdf
- 內(nèi)建自測試march算法的優(yōu)化研究.pdf
- 低功耗內(nèi)建自測試設計方法研究.pdf
- 混合式邏輯內(nèi)建自測試研究.pdf
評論
0/150
提交評論