![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/16/f9975907-d32c-4fc2-84cf-971d5fa8d88a/f9975907-d32c-4fc2-84cf-971d5fa8d88apic.jpg)
![基于Xilinx Virtex-Ⅱ Pro的過程級動態(tài)部分可重構(gòu)系統(tǒng)設(shè)計與實現(xiàn).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/16/f9975907-d32c-4fc2-84cf-971d5fa8d88a/f9975907-d32c-4fc2-84cf-971d5fa8d88a1.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、可重構(gòu)計算技術(shù)結(jié)合了通用處理器(General-Purpose Processor,GPP)和專用集成電路(Application Specific Integrated Circuits,ASIC)兩者的優(yōu)點,能夠提供硬件的高效性和軟件的可編程性,是當前熱門的研究課題之一。動態(tài)部分可重構(gòu)技術(shù)是可重構(gòu)計算技術(shù)的最新進展之一。該技術(shù)能夠在可重構(gòu)系統(tǒng)正常工作的情況下,配置其中部分可重構(gòu)資源,使得一部分任務(wù)的執(zhí)行能夠與另一部分任務(wù)的配置同時進
2、行,具有節(jié)約硬件資源和增強系統(tǒng)靈活性的優(yōu)點。 支持部分可重構(gòu)的可編程邏輯器件是實現(xiàn)動態(tài)部分可重構(gòu)技術(shù)的保證。目前采用最廣泛的是基于SRAM實現(xiàn)的FPGA(Field Programmable Gate Array),具有反復(fù)多次編程的優(yōu)點。通過給FPGA加載不同的配置數(shù)據(jù),就可以執(zhí)行不同的硬件功能。其代表作是Xilinx公司Virtex-II Pro系列FPGA。 雖然Xilinx公司對于Virtex-II Pro系列F
3、PGA的動態(tài)部分重構(gòu)技術(shù)提供了相當豐富的文檔,但是動態(tài)部分重構(gòu)技術(shù)比較新,還缺乏公認成熟可靠的設(shè)計流程,在一定程度上制約了動態(tài)部分可重構(gòu)系統(tǒng)的開發(fā)。本文選擇在Xilinx Virtex-II ProXC2VP30平臺上利用動態(tài)部分重構(gòu)技術(shù)實現(xiàn)一個過程級動態(tài)部分可重構(gòu)系統(tǒng),對如何利用內(nèi)部配置訪問通道(Internal Configuration Access Port,ICAP)對OPB(On-Chip Peripheral Bus)總線
4、上的加密IP(Intellectual Property)模塊進行動態(tài)重構(gòu)作了詳細的介紹,主要完成的研究工作包括: (1)建立了一個可靠的,模塊化的動態(tài)部分重構(gòu)設(shè)計流程,包括建立初始硬件平臺、靜態(tài)與重構(gòu)模塊的劃分與設(shè)計、模塊生成與系統(tǒng)組裝等步驟。 (2)利用基于Slice的總線宏解決了靜態(tài)模塊與重構(gòu)模塊通信的關(guān)鍵問題。針對傳統(tǒng)的基于TBUF的總線宏在通信效率和信號控制方面存在的缺陷,本文根據(jù)系統(tǒng)重構(gòu)的需要實現(xiàn)了基于Sli
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于Virtex-Ⅱ的動態(tài)部分可重構(gòu)技術(shù)的研究與系統(tǒng)實現(xiàn).pdf
- XILINX VIRTEX-4驗證系統(tǒng)設(shè)計及實現(xiàn).pdf
- 動態(tài)部分可重構(gòu)系統(tǒng)的設(shè)計方法及可重構(gòu)計算研究.pdf
- 基于AP-SOC的動態(tài)可重構(gòu)系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于位流回讀的Virtex-Ⅱ芯片內(nèi)部資源的測試.pdf
- 基于FPGA的動態(tài)可重構(gòu)NoC系統(tǒng)研究與實現(xiàn).pdf
- 基于FPGA的動態(tài)可重構(gòu)AES加解密系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 可重構(gòu)計算混合系統(tǒng)中硬件部分的設(shè)計與實現(xiàn).pdf
- 面向動態(tài)可重構(gòu)片上系統(tǒng)的過程級設(shè)計方法研究.pdf
- 基于FPGA的局部動態(tài)可重構(gòu)系統(tǒng)設(shè)計.pdf
- 基于片上網(wǎng)絡(luò)的動態(tài)部分可重構(gòu)系統(tǒng)研究.pdf
- 部分可重構(gòu)AES算法的設(shè)計與實現(xiàn).pdf
- 基于構(gòu)件的可重構(gòu)erp系統(tǒng)設(shè)計與實現(xiàn)
- 基于異構(gòu)多核的遠程動態(tài)可重構(gòu)SoPC設(shè)計與實現(xiàn).pdf
- 局部動態(tài)可重構(gòu)系統(tǒng)的設(shè)計與研究.pdf
- 片上動態(tài)可重構(gòu)系統(tǒng)的研究與實現(xiàn).pdf
- 基于FPGA的動態(tài)可重構(gòu)系統(tǒng)實現(xiàn)密碼算法的研究.pdf
- 基于構(gòu)件的可重構(gòu)ERP系統(tǒng)設(shè)計與實現(xiàn).pdf
- 動態(tài)可重構(gòu)系統(tǒng)中通信機制的研究與實現(xiàn).pdf
- 基于軟件可重構(gòu)的圖像欺騙系統(tǒng)設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論